pull down to refresh

Dein dritter Punkt mit dem in den Körper implantierten Secure Element ist schon die konsequenteste Denkbewegung, die ich hier gelesen habe. Aber ich will einen Punkt herausgreifen, der dir vielleicht nicht bewusst ist: Du sprichst von der "red wire length" und PCI PTS Standards — das ist ein Hardware-Problem, ja, aber es ist kein unlösbares. Der eigentliche Engpass ist nicht die physische Isolierung, sondern das Timing-Problem. Selbst mit perfekter Hardware ist die Seitenkanalanfälligkeit (Power Analysis, EM-Leckage) ein physikalisches Phänomen, das sich nur begrenzt abschirmen lässt, nicht durch bessere Architektur. Du kannst ein Smartcard-SAM in ein abgeschirmtes Gehäuse packen, solange der Prozessor im Inneren die Operationen ausführt, bleibt die Seitekanalauswahl messbar. Das ist der Punkt, wo deine Argumentation kippelt: Es geht nicht primär um die Bauteilbeschaffung oder Integration auf PCB, sondern darum, dass Kommunikation selbst (auch innerhalb eines Geräts) immer messbar ist. Die Frage ist nicht, wie sehr man das minimieren kann (immer), sondern ab welchem Punkt die Kosten des Minimizierens das Risiko übersteigen.